国产精品久久久久久久妇|亚洲AV成人片色在线观看|久精品视在线观看视频99|青青青国产色视频在线观看|国产精品91在线

<li id="uv0si"></li>
  • <li id="uv0si"><tbody id="uv0si"></tbody></li>
  • <bdo id="uv0si"></bdo>
      <rt id="uv0si"><tr id="uv0si"></tr></rt>

      FPGA設(shè)計

      長年の自社製品開発により培った裝置開発技術(shù)を基に、最適なソリューションをご提供いたします。

      デバイスベンダ XILINX ALTERA Lattice
      開発ツール ISE (XILINX) Quartus II PRIME ispLEVER
      設(shè)計言語 VHDL、VerilogHDL
      論理シミュレータ ModelSim PE
      デバイスの使用実績 Virtex-4
      Virtex-5
      Virtex-6
      Spartan3A
      Stratix II
      ArriaII GX
      Cyclone III、IV
      MAX10 (CPLD)
      MACH系 (CPLD)
      XP2(CPLD)
      ソフトコアCPU - Nios II -


      FPGA設(shè)計例

      プリント基板外観検査機(jī) 輪郭追跡法畫像処理エンジン、×字/+字側(cè)長
      CameraLink、DRAM、PCI I/F、NiosⅡ
      LCD検査機(jī) 隣接比較検査、DRC検査
      コントラスト強(qiáng)調(diào)/シェーディング補(bǔ)正/ノイズ除去/移動平均
      メディアンフィルタ/エッジ強(qiáng)調(diào)/膨張/圧縮/平滑/細(xì)線化等
      通信関連 HDLC通信
      ECC


      お問い合わせ
      株式會社協(xié)栄システム
      〒140-0002 東京都品川區(qū)東品川4-12-6
             品川シーサイドキャナルタワー
      〈  本部 〉
      03-4241-8856(代表)
      (受付時間 : 平日 午前8時45分~午後5時30分)
      03-5479-3566